并聯(lián)電抗器的電路優(yōu)化 為了限制超高壓線路在輕載和空載運行時的工頻過電壓,限制潛供電流,提高線路重合閘的成功率,保障電力系統(tǒng)安全運行,并聯(lián)電抗器已在超高壓電力系統(tǒng)中得到廣泛應用。
由于氣隙環(huán)形鐵心不易飽和, 電抗器的電抗值線性度較好, 制造工藝難度不大,成本較低,因而具有顯著的優(yōu)點。氣隙環(huán)形鐵心電抗器比鐵心疊片式及空心式電抗器技術經(jīng)濟指標好,價格也低, 不但可用于并聯(lián)電抗器,還可用于無源電力諧波濾波、靜止有源補償中性點電抗器,濾波電抗器,異步電機起動電抗器、電弧爐用串聯(lián)電抗器等場臺。
氣隙環(huán)形鐵心電抗器的等值電路等值電路如圖1所示.此等值電路,與一次匝數(shù)為1的氣隙環(huán)形鐵心電流互感器在做二次線圈伏安特性試駛時的情況相同。冠 為非線性參數(shù),其他為線性參數(shù).
優(yōu)化設計方法在滿足電抗器額定電壓UN,電抗器阻抗角>89。,各抽頭電抗值相對誤差在允許范圍的約束條件下, 優(yōu)化目標是銅鐵成本最少.
可求得最優(yōu)解, 即銅鐵成本最少時的銅鐵截面S和S 電抗器設計中,當A,d確定后,S,S。等參數(shù)互有聯(lián)系,式(8)的約束條件是多變量隱函數(shù),難以顯示,不便采用式(9),(10)。如采用迭代法,則便于求解。 |